Earticle

현재 위치 Home

디바이스와 모듈

DSP를 활용한 영상처리보드의 부팅 시간 단축 방안
A Method to reduce the Boot Time of an Image Processing Board Using DSP

첫 페이지 보기
  • 발행기관
    국제인공지능학회(구 한국인터넷방송통신학회) 바로가기
  • 간행물
    한국인터넷방송통신학회 논문지 KCI 등재 바로가기
  • 통권
    제25권 제2호 (2025.04)바로가기
  • 페이지
    pp.139-146
  • 저자
    김홍락, 박성현, 황선정, 김정은
  • 언어
    한국어(KOR)
  • URL
    https://www.earticle.net/Article/A466889

※ 원문제공기관과의 협약기간이 종료되어 열람이 제한될 수 있습니다.

원문정보

초록

영어
Image processing boards often use multi-core-based CPUs to process massive data for two-dimensional signal processing, considering the amount of computation required. Image processing boards that use hardware structures utilizing CPUs and FPGAs to operate image processing algorithms in real time are generally utilized. CPUs have the advantage of being able to perform real-time image processing based on multi-cores, but they have the disadvantage of not being able to perform tasks while the CPU is booting. It is not appropriate to use it in a system that requires rapid operation after power-on and target detection through image processing. We propose a hardware structure utilizing DSPs and FPGAs as a method to shorten the boot time so that it can operate quickly after power-on. A tracking algorithm that boots quickly and processes images is implemented through four DSPs and FPGAs. This structure can provide more flexibility in software development with reconfigurability and expandability for additional image processing.
한국어
영상처리보드는 2차원 신호처리를 위하여 방대한 데이터를 처리를 위한 연산량을 고려하여 멀티코어 기반의 CPU를 많이 적용한다. 영상 처리 알고리즘을 실시간 동작시키기 위해서 CPU와 FPGA를 활용하는 하드웨어 구조를 사용하는 영상처리보드가 일반적으로 활용된다. CPU는 멀티코어를 기반으로 실시간 영상처리를 할 수 있다는 장점이 있지만 CPU가 부팅되는 시간동안 임무를 수행하지 못하는 단점이 있다. 전원인가 후에 빠르게 동작하여 영상처리를 통하여 표적을 탐지해야 하는 시스템에 사용하는 것은 적절하지 못하다. 전원 인가 후 빠르게 동작할 수 있도록 부팅시 간을 단축할 수 있는 방법으로 DSP와 FPGA를 활용하는 하드웨어 구조를 제안한다. 4개의 DSP와 FPGA를 통하여 빠르 게 부팅하여 영상 처리하는 추적 알고리즘을 구현하게 된다. 이 구조는 추가 영상 처리에 대한 재구성 및 확장성을 가지 고 소프트웨어 개발에 더 많은 유연성을 제공할 수 있다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
1. DSP 대체 회로 설계
2. 부팅시간 단축
III. 결론
References

키워드

영상처리보드 부팅 시간 CPU DSP FPGA image processing board

저자

  • 김홍락 [ Hong-Rak Kim | 정회원, LIG넥스원(주) 수석연구원 ] 제1저자
  • 박성현 [ Sung-Hyun Pa | 정회원, LIG넥스원(주) 선임연구원 ] 참여저자
  • 황선정 [ Seon-Jeong Hwang | 정회원, LIG넥스원(주) 선임연구원 ] 참여저자
  • 김정은 [ Jung-Eun Kim | 정회원, LIG넥스원(주) 선임연구원 ] 참여저자

참고문헌

자료제공 : 네이버학술정보

간행물 정보

발행기관

  • 발행기관명
    국제인공지능학회(구 한국인터넷방송통신학회) [The International Association for Artificial Intelligence]
  • 설립연도
    2000
  • 분야
    공학>전자/정보통신공학
  • 소개
    인터넷방송, 인터넷 TV , 방송 통신 네트워크 및 관련 분야에 대한 국내는 물론 국제적인 학술, 기술의 진흥발전에 공헌하고 지식 정보화 사회에 기여하고자 한다.

간행물

  • 간행물명
    한국인터넷방송통신학회 논문지 [The Journal of the Institute of Internet, Broadcasting and Communication]
  • 간기
    격월간
  • pISSN
    2289-0238
  • eISSN
    2289-0246
  • 수록기간
    2001~2025
  • 십진분류
    KDC 326 DDC 380

이 권호 내 다른 논문 / 한국인터넷방송통신학회 논문지 제25권 제2호

    피인용수 : 0(자료제공 : 네이버학술정보)

    함께 이용한 논문 이 논문을 다운로드한 분들이 이용한 다른 논문입니다.

      페이지 저장